2019年11月16日 星期六

PCB及電路抗干擾措施!-冠愷國際

印製電路板的抗干擾設計與具體電路有著密切的關係,這裡僅就PCB抗干擾設計的幾項常用措施做一些說明。
1.電源線設計
根據印製線路板電流的大小,儘量加租電源線寬度,減少環路電阻。同時、使電源線、地線的走向和數據傳遞的方向一致,這樣有助於增強抗噪聲能力。
2.地線設計
地線設計的原則是:
(1)數字地與模擬地分開。若線路板上既有邏輯電路又有線性電路,應使它們儘量分開。低頻電路的地應儘量採用單點並聯接地,實際布線有困難時可部分串聯後再並聯接地。高頻電路宜採用多點串聯接地,地線應短而租,高頻元件周圍儘量用柵格狀大面積地箔。
(2)接地線應儘量加粗。若接地線用很紉的線條,則接地電位隨電流的變化而變化,使抗噪性能降低。因此應將接地線加粗,使它能通過三倍於印製板上的允許電流。如有可能,接地線應在2~3mm以上。
(3)接地線構成閉環路。只由數字電路組成的印製板,其接地電路布成團環路大多能提高抗噪聲能力。
3.退藕電容配置
PCB設計的常規做法之一是在印製板的各個關鍵部位配置適當的退藕電容。
退藕電容的一般配置原則是:
(1)電源輸入端跨接10 ~100uf的電解電容器。如有可能,接100uF以上的更好。
(2)原則上每個集成電路晶片都應布置一個0.01pF的瓷片電容,如遇印製板空隙不夠,可每4~8個晶片布置一個1 ~ 10pF的但電容。
(3)對於抗噪能力弱、關斷時電源變化大的器件,如 RAM、ROM存儲器件,應在晶片的電源線和地線之間直接接入退藕電容。
(4)電容引線不能太長,尤其是高頻旁路電容不能有引線。


冠愷國際有限公司
電話:02-26921114

吸波材料導電泡棉銅箔膠帶鋁箔膠帶導電布膠帶絕緣材料導熱材料相變化材料導熱雙面膠帶



降低噪聲與電磁干擾的30條幹貨經驗!-冠愷國際

電子設備的靈敏度越來越高,這要求設備的抗干擾能力也越來越強,因此PCB設計也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關注的重點問題之一。
(1) 能用低速晶片就不用高速的,高速晶片用在關鍵地方。
(2) 可用串一個電阻的辦法,降低控制電路上下沿跳變速率。
(3) 儘量為繼電器等提供某種形式的阻尼。
(4) 使用滿足系統要求的最低頻率時鐘。
(5) 時鐘產生器儘量靠近到用該時鐘的器件。石英晶體振蕩器外殼要接地
(6) 用地線將時鐘區圈起來,時鐘線儘量短。
(7) I/O驅動電路儘量靠近印刷板邊,讓其儘快離開印刷板。對進入印製板的信號要加濾波,從高噪聲區來的信號也要加濾波,同時用串終端電阻的辦法,減小信號反射。
(8) MCD無用端要接高,或接地,或定義成輸出端,集成電路上該接電源地的端都要接,不要懸空。
(9) 閒置不用的門電路輸入端不要懸空,閒置不用的運放正輸入端接地,負輸入端接輸出端。
(10) 印製板儘量使用45折線而不用90折線布線以減小高頻信號對外的發射與耦合。
(11) 印製板按頻率和電流開關特性分區,噪聲元件與非噪聲元件要距離再遠一些。
(12) 單面板和雙面板用單點接電源和單點接地、電源線、地線儘量粗,經濟是能承受的話用多層板以減小電源,地的容生電感。
(13) 時鐘、總線、片選信號要遠離I/O線和接插件。
(14) 模擬電壓輸入線、參考電壓端要儘量遠離數字電路信號線,特別是時鐘。
(15) 對A/D類器件,數字部分與模擬部分寧可統一下也不要交叉。
(16) 時鐘線垂直於I/O線比平行I/O線干擾小,時鐘元件引腳遠離I/O電纜。
(17) 元件引腳儘量短,去耦電容引腳儘量短。
(18) 關鍵的線要儘量粗,並在兩邊加上保護地。高速線要短要直。
(19) 對噪聲敏感的線不要與大電流,高速開關線平行。
(20) 石英晶體下面以及對噪聲敏感的器件下面不要走線。
(21) 弱信號電路,低頻電路周圍不要形成電流環路。
(22) 任何信號都不要形成環路,如不可避免,讓環路區儘量小。
(23) 每個集成電路一個去耦電容。每個電解電容邊上都要加一個小的高頻旁路電容。
(24) 用大容量的鉭電容或聚酷電容而不用電解電容作電路充放電儲能電容。使用管狀電容時,外殼要接地
為了避免高頻信號通過印製導線時產生的電磁輻射,在印製電路板布線時,還應注意以下幾點:
(25)儘量減少印製導線的不連續性,例如導線寬度不要突變,導線的拐角應大於90度禁止環狀走線等。
(26)時鐘信號引線最容易產生電磁輻射干擾,走線時應與地線迴路相靠近,驅動器應緊挨著連接器。
(27)總線驅動器應緊挨其欲驅動的總線。對於那些離開印製電路板的引線,驅動器應緊緊挨著連接器。
(28)數據總線的布線應每兩根信號線之間夾一根信號地線。最好是緊緊挨著最不重要的地址引線放置地迴路,因為後者常載有高頻電流。
(29)將數字電路與模擬電路分開。電路板上既有高速邏輯電路,又有線性電路,應使它們儘量分開,而兩者的地線不要相混,分別與電源端地線相連。要儘量加大線性電路的接地面積。
(30)儘量加粗接地線,若接地線很細,接地電位則隨電流的變化而變化,致使電子設備的定時信號電平不穩,抗噪聲性能變壞。因此應將接地線儘量加粗。如有可能,接地線的寬度應大於3mm。
「關於」立創商城(WWW.SZLCSC.COM)成立於2011年,致力於為客戶提供一站式電子元器件線上採購服務,成交量全國領先。擁有10000多平方米現代化元器件倉庫,現貨庫存超150000種。本文由立創商城整合,版權歸原作者所有。

冠愷國際有限公司
電話:02-26921114

吸波材料導電泡棉銅箔膠帶鋁箔膠帶導電布膠帶絕緣材料導熱材料相變化材料導熱雙面膠帶

PCB設計中的EMI控制技術分析-冠愷國際

1 EMI的產生及抑制原理
EMI的產生是由於電磁干擾源通過耦合路徑將能量傳遞給敏感系統造成的。它包括經由導線或公共地線的傳導、通過空間輻射或通過近場耦合三種基本形式。EMI的危害表現為降低傳輸信號質量,對電路或設備造成干擾甚至破壞,使設備不能滿足電磁兼容標準所規定的技術指標要求。
為抑制EMI,數字電路的EMI設計應按下列原則進行:
根據相關 EMC/EMI技術規範,將指標分解到單板電路,分級控制。
從EMI的三要素即干擾源、能量耦合途徑和敏感系統這三個方面來控制,使電路有平坦的頻響,保證電路正常、穩定工作。
從設備前端設計入手,關注EMC/EMI設計,降低設計成本。
2 數字電路PCB的 EMI控制技術
在處理各種形式的EMI時,必須具體問題具體分析。在數字電路的PCB設計中,可以從下列幾個方面進行EMI控制。
2.1 器件選型
在進行EMI設計時,首先要考慮選用器件的速率。任何電路,如果把上升時間為5ns的器件換成上升時間為2.5ns的器件,EMI會提高約4倍。EMI的輻射強度與頻率的平方成正比,最高EMI頻率(fknee)也稱為 EMI發射帶寬,它是信號上升時間而不是信號頻率的函數:fknee =0.35/Tr (其中Tr為器件的信號上升時間)。
這種輻射型 EMI的頻率範圍為30MHz到幾個GHz,在這個頻段上,波長很短,電路板上即使非常短的布線也可能成為發射天線。當EMI較高時,電路容易喪失正常的功能。因此,在器件選型上,在保證電路性能要求的前提下,應儘量使用低速晶片,採用合適的驅動/接收電路。另外,由於器件的引線管腳都具有寄生電感和寄生電容,因此在高速設計中,器件封裝形式對信號的影響也是不可忽視的,因為它也是產生EMI輻射的重要因素。一般地,貼片器件的寄生參數小於插裝器件,BGA 封裝的寄生參數小於QFP 封裝。
2.2 連接器的選擇與信號端子定義
連接器是高速信號傳輸的關鍵環節,也是易產生EMI的薄弱環節。在連接器的端子設計上可多安排地針,減小信號與地的間距,減小連接器中產生輻射的有效信號環路面積,提供低阻抗 回流通路。必要時,要考慮將一些關鍵信號用地針隔離。
2.3 疊層設計
在成本許可的前提下,增加地線層數量,將信號層緊鄰地平面層可以減少EMI輻射。對於高速PCB,電源層和地線層緊鄰耦合,可降低電源阻抗,從而降低EMI。
2.4 布局
根據信號電流流向,進行合理的布局,可減小信號間的干擾。合理布局是控制EMI的關鍵。布局的基本原則是:
模擬信號易受數位訊號的干擾,模擬電路應與數字電路隔開;
時鐘線是主要的干擾和輻射源,要遠離敏感電路,並使時鐘走線最短;
大電流、大功耗電路儘量避免布置在板中心區域,同時應考慮散熱和輻射的影響;
連接器儘量安排在板的一邊,並遠離高頻電路;
輸入/輸出電路靠近相應連接器,去耦電容靠近相應電源管腳;
充分考慮布局對電源分割的可行性,多電源器件要跨在電源分割區域邊界布放,以有效降低平面分割對EMI的影響;
回流平面(路徑)不分割。
2.5 布線
阻抗控制:高速信號線會呈現傳輸線的特性,需要進行阻抗控制,以避免信號的反射、過沖和振鈴,降低EMI輻射。
將信號進行分類,按照不同信號(模擬信號、時鐘信號、I/O信號、總線、電源等)的EMI輻射強度及敏感程度,使干擾源與敏感系統儘可能分離,減小耦合。
嚴格控制時鐘信號(特別是高速時鐘信號)的走線長度、過孔數、跨分割區、端接、布線層、回流路徑等。
信號環路,即信號流出至信號流入形成的迴路,是PCB設計中EMI控制的關鍵,在布線時必須加以控制。要了解每一關鍵信號的流向,對於關鍵信號要靠近回流路徑布線,確保其環路面積最小。
對低頻信號,要使電流流經電阻最小的路徑;對高頻信號,要使高頻電流流經電感最小的路徑,而非電阻最小的路徑(見圖1)。對於差模輻射,EMI輻射強度(E)正比於電流、電流環路的面積以及頻率的平方。(其中I是電流、A是環路面積、f是頻率、r是到環路中心的距離,k為常數。)
因此當最小電感回流路徑恰好在信號導線下面時,可以減小電流環路面積,從而減少EMI輻射能量。
關鍵信號不得跨越分割區域。
高速差分信號走線儘可能採用緊耦合方式。
確保帶狀線、微帶線及其參考平面符合要求。
去耦電容的引出線應短而寬。
所有信號走線應儘量遠離板邊緣。
對於多點連接網絡,選擇合適的拓撲結構,以減小信 號反射,降低EMI輻射。
2.6 電源平面的分割處理
電源層的分割
在一個主電源平面上有一個或多個子電源時,要保證各電源區域的連貫性及足夠的銅箔寬度。分割線不必太寬,一般為20~50mil線寬即可,以減少縫隙輻射。
地線層的分割
地平面層應保持完整性,避免分割。若必須分割,要區分數字地、模擬地和噪聲地,並在出口處通過一個公共接地點與外部地相連。
為了減小電源的邊緣輻射,電源/地平面應遵循20H設計原則,即地平面尺寸比電源平面尺寸大20H(見圖2),這樣邊緣場輻射強度可下降70% 。
3 EMI的其它控制手段
3.1 電源系統設計
設計低阻抗電源系統,確保在低於fknee頻率範圍內的電源分配系統的阻抗低於目標阻抗。
使用濾波器,控制傳導干擾。
電源去耦。在EMI設計中,提供合理的去耦電容,能使晶片可靠工作,並降低電源中的高頻噪聲,減少EMI。由於導線電感及其它寄生參數的影響,電源及其供電導線響應速度慢,從而會使高速電路中驅動器所需要的瞬時電流不足。合理地設計旁路或去耦電容以及電源層的分布電容,能在電源響應之前,利用電容的儲能作用迅速為器件提供電流。正確的電容去耦可以提供一個低阻抗電源路徑,這是降低共模 EMI的關鍵。
3.2 接地
接地設計是減少整板EMI的關鍵。
確定採用單點接地、多點接地或者混合接地方式。
數字地、模擬地、噪聲地要分開,並確定一個合適的公共接地點。
雙面板設計若無地線層,則合理設計地線網格很重要,應保證地線寬度》電源線寬度》信號線寬度。也可採用大面積鋪地的方式,但要注意在同一層上的大面積地的連貫性要好。
對於多層板設計,應確保有地平面層,減小共地阻抗。
3.3 串接阻尼電阻
在電路時序要求允許的前提下,抑制干擾源的基本技術是在關鍵信號輸出端串入小阻值的電阻,通常採用22~33Ω的電阻。這些輸出端串聯小電阻能減慢上升/下降時間並能使過沖及下沖信號變得較平滑,從而減小輸出波形的高頻諧波幅度,達到有效地抑制EMI的目的。
3.4 屏蔽
關鍵器件可以使用EMI屏蔽材料或屏蔽網。
對關鍵信號的屏蔽,可以設計成帶狀線或在關鍵信號的兩側以地線相隔離。
3.5 擴頻
擴展頻譜(擴頻)的方法是一種新的降低EMI的有效方法。擴展頻譜是將信號進行調製,把信號能量擴展到一個比較寬的頻率範圍上。實際上,該方法是對時鐘信號的一種受控的調製,這種方法不會明顯增加時鐘信號的抖動。實際應用證明擴展頻譜技術是有效的,可以將輻射降低7到20dB。
3.6 EMI分析與測試
仿真分析
完成PCB布線後,可以利用EM I仿真軟體及專家系統進行仿真分析,模擬EMC/EMI環境,以評估產品是否滿足相關電磁兼容標準要求。
掃描測試
利用電磁輻射掃描儀,對裝聯並上電後的機盤掃描,得到PCB中電磁場分布圖(如圖3,圖中紅色、綠色、青白色區域表示電磁輻射能量由低到高),根據測試結果改進PCB設計。


冠愷國際有限公司
電話:02-26921114

吸波材料導電泡棉銅箔膠帶鋁箔膠帶導電布膠帶絕緣材料導熱材料相變化材料導熱雙面膠帶



PCB設計:降低噪聲與電磁干擾的24個竅門 -冠愷國際

電子設備的靈敏度越來越高,這要求設備的抗干擾能力也越來越強,因此PCB設計也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關注的重點問題之一。本文將介紹PCB設計中降低噪聲與電磁干擾的一些小竅門。
下面是經過多年設計總結出來的,在PCB設計中降低噪聲與電磁干擾的24個竅門:
(1) 能用低速晶片就不用高速的,高速晶片用在關鍵地方。
(2) 可用串一個電阻的辦法,降低控制電路上下沿跳變速率。
(3) 儘量為繼電器等提供某種形式的阻尼。
(4) 使用滿足系統要求的最低頻率時鐘。
(5) 時鐘產生器儘量近到用該時鐘的器件。石英晶體振蕩器外殼要接地。
(6) 用地線將時鐘區圈起來,時鐘線儘量短。
(7) I/O 驅動電路儘量近印刷板邊,讓其儘快離開印刷板。對進入印製板的信號要加濾波,從高噪聲區來的信號
也要加濾波,同時用串終端電阻的辦法,減小信號反射。
(8) MCD 無用端要接高,或接地,或定義成輸出端,集成電路上該接電源地的端都要接,不要懸空。
(9) 閒置不用的門電路輸入端不要懸空,閒置不用的運放正輸入端接地,負輸入端接輸出端。
(10) 印製板儘量,使用45 折線而不用90 折線布線以減小高頻信號對外的發射與耦合。
(11) 印製板按頻率和電流開關特性分區,噪聲元件與非噪聲元件要距離再遠一些。
(12) 單面板和雙面板用單點接電源和單點接地、電源線、地線儘量粗,經濟是能承受的話用多層板以減小電源,
地的容生電感。
(13) 時鐘、總線、片選信號要遠離I/O 線和接插件。
(14) 模擬電壓輸入線、參考電壓端要儘量遠離數字電路信號線,特別是時鐘。
(15) 對A/D 類器件,數字部分與模擬部分寧可統一下也不要交叉。
(16) 時鐘線垂直於I/O 線比平行I/O 線干擾小,時鐘元件引腳遠離I/O 電纜。
(17) 元件引腳儘量短,去耦電容引腳儘量短。
(18) 關鍵的線要儘量粗,並在兩邊加上保護地。高速線要短要直。
(19) 對噪聲敏感的線不要與大電流,高速開關線平行。
(20) 石英晶體下面以及對噪聲敏感的器件下面不要走線。
(21) 弱信號電路,低頻電路周圍不要形成電流環路。
(22) 信號都不要形成環路,如不可避免,讓環路區儘量小。
(23) 每個集成電路一個去耦電容。每個電解電容邊上都要加一個小的高頻旁路電容。
(24) 用大容量的鉭電容或聚酷電容而不用電解電容作電路充放電儲能電容。使用管狀電容時,外殼要接地。
原文網址:https://kknews.cc/tech/zmmnep3.html

冠愷國際有限公司
電話:02-26921114

吸波材料導電泡棉銅箔膠帶鋁箔膠帶導電布膠帶絕緣材料導熱材料相變化材料導熱雙面膠帶